瀏覽單個文章
adelies
Elite Member
 
adelies的大頭照
 

加入日期: Dec 2001
您的住址: Cape Crozier
文章: 6,122
基本上,目前已經越來越多人直接看電源部分在頻譜上的阻抗,因此,除了傳統注意 ESR 外,低 ESL 往往會更重要。另外,也要注意整個電源阻抗在頻譜上是否有共振點。

當然,用力加大顆電解電容是可以讓低頻部分的阻抗降的很低,但因為中高頻部分不變,低頻很低,中、高頻較高,若沒處理好,就會容易在頻譜上產生共振點。當然,有共振點不一定真的會產生夠明顯的共振情況,這個要驗證得真的去量電源在實際運作下的狀況。

以電容來說,電容儘量讓兩根腳保持越短越好的狀況。如果想補,或許增加一些 SMD 的 MLCC 款式、或用 POSCAP 等形式的電容也不錯。

以小弟看到國外在這方面的研究,會先模擬,之後在實物驗證比對,這樣除了可以避免不必要的浪費,也可以避免加過頭導致不好的結果。
舊 2004-04-24, 11:04 PM #20
回應時引用此文章
adelies離線中