引用:
Originally posted by Shade
adelies 兄,問題不在「jitter 過大而導致資料錯誤」,問題不在資料錯誤,問題在 jitter 導致 clock 不準,資料錯誤可以補救,可以用 C1/C2 糾正,可以用 buffer 暫存,重讀好幾次比對,資料遺失可以用內插的方法補點,避免爆音,但是 clock 的 jitter 不行,用 PLL 重整只是降低 jitter,卻無法避免這個問題。
這個不是個人 "認為" 的問題,而是 "實際上","一般的" DAC 就是這麼工作的。小弟前面有強調一般的 DAC,為了成本考量,所以使用這樣的設計。
|
小弟想您有點誤會小弟的問題了,基本上 DA 部分 clock 的 jitter 是永遠存在的。小弟的問題是... 讀取端的 jitter 在資料無錯誤時,如何影響輸出的資料 (輸出的 jitter 永遠存在,所以先不管)。
至於目前裡面的 IC,一般普通的 cd-rom/rw 應該都是整合起來 (可參考前面貼的圖),專業的 player 小弟不清楚。不過倒是有人去改,類似您說的方式。
