瀏覽單個文章
ICEFTP
*停權中*
 
ICEFTP的大頭照
 

加入日期: Mar 2002
您的住址: 全省各大電腦賣場
文章: 857
引用:
Originally posted by blair
基本上,北橋負責的是高速通訊:ram,agp控制.
而南橋擔負的是低速介面:ide,pci等等.
所以突然冒出個AGP整合進南僑的說法會讓人感到錯愕...
另,北橋最終是會被整合進CPU的,少了北橋這個絆腳石,高速通訊的部分就可以跑cpu的時脈而不是現今的100,133的前端匯流排時脈了.(理論上)
看來K8不只是在32/64架構上採漸進式,連北橋整合進cpu的動作也採漸進式.
而Intel想要一次就將北橋整合進CPU的做法,當然還在鴨子划水...
看來AMD在市場策略上目前又略勝Intel一籌了...


CPU整合北橋部份功能不會光只有AMD在做
Transmeta Cruose是最先將DDR Controller整合進去的CPU之一
至於RISC有沒有前人早就做了我就不甚了解...

再者,整合的後果就是可升級性變差
所以K8留了後路,可以讓CPU外接 DRAM Controller...
但是,需要外部contoller效能要能好到一定的程度才可以
(因為外部Contoller的Latency應會比CPU內部的高)
所以除非有必要(比如說要擴充記憶體及接上不同規格的記憶體時)
我看才有可能輪到外部Memory contoller接手

再來談論AGP的部份,以AGP越來越高的速度及頻寬
加上目前GPU能力也是夠好,不依靠CPU處理的部份在T&L後大為增加
所以AGP到CPU間的頻寬要求上並非最重要

而考慮CPU以資料處理中心為主的定位上
在CPU時脈提高後,怎樣由記憶體中有效且快速的讀寫RAM的資料
怕是更重要的,所以這也是memory contoller首先內建到CPU的原因之一

還有內建越多東西,自然產品良率也越受考驗,自不在話下
     
      
舊 2002-04-26, 07:51 AM #21
回應時引用此文章
ICEFTP離線中