瀏覽單個文章
Howard C. Lu
Major Member
 
Howard C. Lu的大頭照
 

加入日期: Jul 2001
文章: 260
Smile

我這麼問好了,假設現在有兩張出自同一塊母板,完全一樣內容的 CD ,唯一的差別在於 disc B 的 pit length 有不規則的增減狀況,不過轉盤並不會因而判定失準,也就是 C1/C2 的判定兩張是一樣的,請問是否在 DAC 輸入端會看到不同的結果?若會看到不同結果,則 C1 就是會影響 jitter 的原因之一;如果結果都相同,與其說 jitter ,而應該說錯誤的比率影響輸出結果。

至於額外提到的 Processing power 部份,在理想的狀況下, C1 decoder 應該要能掌握所有的錯誤狀況,所有的 recoverable error 都應該修正。我們知道 CD 讀取 75 blocks/sec ,那麼偵測與修正最多可能數量的 C1 error 可能需要多少 clock cycle ?以 1 MHz 來說, max C1 error 每秒會需要用到一百萬個 clock cycle ,而超過 processor 能力嗎? ASIC 在特定運算上通常比 generic CPU 吃香,但是否仍有可能因為成本及設計因素,使用較差的 ASIC ,而使可修正的 C1 上限下降?算出 max C1 error/sec ,就可以猜需要的 clock cycle 大概是多少。
舊 2002-12-28, 07:12 AM #246
回應時引用此文章
Howard C. Lu離線中