瀏覽單個文章
gtbfrvdecswx
*停權中*
 

加入日期: Apr 2015
文章: 15
引用:
作者Abcb
管線化不是用以解決CPU的記憶體頻寬限制的, 反而是提升指令執行效率的做法, 您這樣的說法感覺上是矛盾的... 當然外取本身的設計也導入了超純量架構, 要說這個是為了縮短與高速的CPU I/O之間的落差也不是不可以啦XD

諸多超純量架構設計早就把x86/CISC和RISC等等的界線模糊化, RISC和CMT與管線化的適合度也沒有具體關係, 不然Prescott那個誇張深度的複雜管線是啥鬼o.O 扯到效率問題就扯更遠了... 光是核心架構一換就差個天差地遠, 客觀評估怎麼比?

至於定義啥處理器的發展等等的... 就是市場決定一切而已, 西瓜偎大邊, 哪邊有錢哪邊跑而已, 當然說啥王道也是過於誇張了^_^ 結果論罷了...


老兄.....

你去看看我有說管線可以提高memory的頻寬速度嗎?

你挑我語病喔

如果今天只有單線

指令要存取memory

cpu其他的部分不就空閒了

管線是因應頻寬延遲而有的對策

引言自wiki---
"未管線化的架構產生的效率低,因為有些CPU的模組在其他模組執行時是閒置的。管線化雖並不會完全消除CPU的閒置時間,但是能夠讓這些模組並行運作而大幅提升程式執行的效率。"

CMT的確是跟管線沒啥關西拉,我搞混了,很抱歉

不過可以說它是 pipeline-like

類似管線的運作方式

甚或平行化處理

只能說除了sever及超級電腦,cpu的確效能過剩

才會造成

後端引導前端的cpu進程

這也是為啥amd要推HSA了
舊 2015-04-27, 12:13 PM #119
回應時引用此文章
gtbfrvdecswx離線中