|
Master Member
|
引用:
|
作者艾克萊爾
我覺得台積電這兩年不用的理由很簡單,他們認為短期內的客戶群與自己都還不能配合出對應的設計與良率
既然製程架構變了,那源頭的客戶設計藍圖不可能仍舊是過往的2D式舊圖,必然要台積電先發佈新製程規格書,然後客戶才能依照参考去設計新晶片,光這樣就意味著現有訂單內的不可能使用此技術,再往前看台積電,如果實驗用生產線的製程設計無法跑出合理的良率,那就無法提出可行的製程白皮書
事實上台積電作為專業晶圓代工,唯一沒碰到的也不能碰的環節也就只有原始藍圖設計了,出於對客戶電路設計的秘密保護,頂多只能試跑後發現哪裡設計的不合理請客戶修改,更多時候是客戶老大不改,台積電不得不硬著頭皮用製程微調硬尬過去
而按過去本版某爆,有曾在台積電與I社工作者說過,在I社製程是老大,頂多上個3套製程設定就是算很給設計端面子了,但在台積電客戶才是是老大,製程工程師只好生出2~3...
|
就long-term來看TSMC是一定要有3D IC製程(TSV based, 自行股狗)相關技術的發展, 不過這是整個相關產業(IC Design, foundry, 封裝廠)都要建立起業界標準, 現階段整個3D IC還在草創階段, TSMC自然頃全力衝刺28nm~18nm製程
|