引用:
作者LSI狼
如果能脫離只使用泛用DSP,改用專用控制器推DDR3顆粒的話,應該大有可為,若是仍像現在Memory Controller + DSP + SATA Bridge的話,瓶頸永遠卡住。
不過開發想必非常驚人...
|
那顆是Xilinx Spartan FPGA ,就寫了SATA IP Core Protocol +Phy IP core +DRAM 控制. 做了SATA Storage 仿真
我個人覺得沒必要用專用ASIC ..
因為FPGA 24K 邏輯門電路,工作時脈到200MHz 就可以達到很不錯效能.
Bottleneck 在SATA Physical 速度 而非 FPGA 速度過慢...
(當然 如果VHDL 沒寫好 也會效能不彰)