瀏覽單個文章
dabochi
*停權中*
 
dabochi的大頭照
 

加入日期: Nov 2002
您的住址: 東湖
文章: 1,688
看完之後有些想法...

1.PCI-E 2.0頻寬會不夠?
綜觀各家技術 基本上已經以預期Llano是不會內建任何顯示記憶體
而這也意味著 Llano的IMC應該同時會負責CPU與GPU兩個元件對記憶體的存取行為 而以這點來看 目前5系列GPU上的記憶體頻寬是20Gb/s 而單一DDR3-2000通道的速度是16Gb/s 如果考慮Llano的GPU與CPU同時對IMC要求執行存取 用PCI-E 2.0確實是有頻寬瓶頸存在
不過AMD放的資料又很奇怪 如果照他的講法 那就意味著GPU需要資料的時候 要向CPU拿 這是否表示GPU本身對IMC沒有控制權 每個記憶體存取都須由CPU Pass Through過來?

2.從外部來看 看到的是一顆CPU嗎?還是一顆CPU+一顆GPU?
如果外部看起來是CPU 那APU內部的派送器看到送進來的是向量指令或是X87/浮點指令時 能不能直接就丟給GPU去算?
如果是一顆CPU+一顆GPU 那是否意味著要做平行運算時 還是得靠像OpenCL之類的特殊指令集?如果是這樣 那APU除了封裝較小之外 如是做的意義在哪裡?
舊 2010-08-10, 02:52 AM #18
回應時引用此文章
dabochi離線中