作者PC3
恩...
那塊橋接晶片所佔面積太大了
如果說
那塊橋接晶片能在其中一塊VPU上(同一片基版)PCB面積勢必能減少許多
(三塊晶片同在一片基板上雖然很理想..但的風險太大了)
當然如同前者眾人所述
如果兩部份的記憶體能融合那應該會好許多...
但若沒記錯的話ATI的記憶體通道技術是採環狀多通道
這已經是核心內已設計好的東西
(記憶體控制器是再VPU內,就像K8的CPU一樣,還有單雙通道的分別)
如果要如北橋控制般的將所有記憶體集合融成一個儲存庫
(並不像目前的北橋僅模擬雙通道)
在VPU先天架構上,應該不是那麼簡單的事情
要雙向共接兩顆VPU,及16顆記憶體的線路,並模擬環狀多通道
或許這顆晶片還得內建相當大的緩衝記憶體(要足以提供兩個VPU吞吐的頻寬)
況且還有驅動部份的對應
這顆晶片的基板面積可能會比板上的PCI-E橋接晶片還大吧
對於現有架構上,與廠商而言要設計這樣...
|