引用:
作者PC3
snipped....
乾脆亂扯一下好了
每片北橋管理四條記憶體
四顆北橋由四顆MIPS 170MHz;8MB Flash;32MB DRAM...(這好像是Matrix 21的零件)
再加四個SATA II介面晶片.....共牽出四條SATA線...(一堆觸手
RAID起來共能創造1200MB/sec的頻寬...........(炸
這layout起來應該比一片主機板還恐怖 XDDDDD
|
鵝也來亂扯好了

....MIPS並不是一家直接賣CPU的公司,而是賣其core的IP(智慧財產

)給要設計產品的客戶,讓user把他們的core包在產品內(通常就是SoC),據鵝所知好像還沒有人搞過可以吃一大堆RAM的SoC(雖然MIPS64規格上可以定址到40/36bit也就是實際上可以控制到16GB的RAM,但電氣界面實際上推得推不動是另外一回事

),至於您說要拿MIPS接北橋(在此應該是指普通X86的北橋吧

)雖然不是完全不可能(假設GPIO夠多,可以用程式來模擬X86的行為

),但真要這麼搞不論就lead time/速度/可靠性看來都不太實際就是了(應該說想辦法直接讓其core可以直接控制那一大堆RAM會比較實在


)....