瀏覽單個文章
lyl
*停權中*
 

加入日期: Dec 2002
文章: 1,157
[轉載] 當今消除時鐘誤差(Jitter)的幾大方法

當今消除時鐘誤差(Jitter)的幾大方法

Purer

如何使時鐘的頻率穩定是值得認真對待的。請注意,時鐘不穩的直接表象是聲音發毛、幹澀反之則潤澤幼細。事實上,一些廠家在制作CD機時,常採用晶振時鐘倍頻方式,即將2.4M倍頻到16M。這也是伺服電路和解碼電路常用的一種工作模式,其負面效應是極易造成失真。比如說從8M到16M等于放大了一倍,此刻抖動系數亦相應增加放大,由此直接影響到解碼芯片內部也相應不穩。解碼芯片需要的是一個穩定的時鐘頻率,通常其內部時鐘頻率是固定的,由于它不能確保外部時鐘與內部時序電路始終之吻合,故極易造成時間的延遲,其聲音輸出失真度會有增無減。這種現象十分類似卡拉OK混響器,將延時混響時間調的越長,演唱者的原聲就越被失真地誇大。

為了消除CD或DAC的這種失真,有幾種方法:

(1)時鐘分頻技術

具體來說(16.9344Mhz為例)就是將33M時鐘頻率除以2得到16Mhz的頻率,由于是分頻沒有放大故抖動值很小,信噪比和穩定度得以提高。其次由于分頻技術而使得內部的工作狀態十分穩定,不會引起幹擾和串擾,因為時鐘電路是一個很嬌氣的電路,它很容易受到外界的影響。應用機型之一:Counterpoint Da11.5轉盤。

(2)時鐘鎖定技術

在前幾年看到的香港雜志上不時有些****在吹的DPA就是採用了這個技術的,美名為“雙相位鎖定環路”不過是採我們常見的74HC4046鎖相環電路組成的,其工作原理是和負反饋放大器是一樣的。PLL和NFB相比較它們的對應項是:相位比較器(HC4046)=差動放大器;VCO=積分器;環路濾波器=相位補償器。其詳細的原理將在日後介紹。應用機型之一:Stax DAC-Talent-BD

(3)時鐘同步鎖定

轉盤部分的時基信號與解碼部分的時基信號來自獨立的兩個電路,這時就會產生相對的時基誤差。盡管這種誤差量很小,均處于標準允許的範圍之內;但只要不是同一個時基電路產生的信號,就會有相對誤差。而只要有相對誤差,就會使重播音質產生劣化。這是一個不容忽視的事實。
  在專業的獨立解碼系統中,不會產生這種問題。因為專業的獨立解碼系統,都設置了外同步信號接口。不論是多少台與之相關的設備,都可以處于同一時鐘信號的指揮之下,不會產生新的、附加的問題。時鐘同步鎖定其原理是由數字解碼器處引出一路參考時鐘(Master Clock)的訊號,當CD轉盤接收後,就以這個參考時鐘來控制CD內的伺服電路,使得CD轉盤的時鐘能和解碼器的時鐘能夠做到相對同步,時基誤差由此減少。用一句簡明扼要的話來說,就是採用單一時鐘。應用機型之一:Arcam Delta 250 轉盤 Black Box 500 DAC

(4)高精度高穩定的晶體振蕩器

綜上所述都和一個高精度高穩定的時鐘發生器有關,所以一個高精度高穩定的時鐘是一個發燒級的數碼器材必需品。試想你有什麼樣的技術都好,但時鐘源又不穩定又有極大的誤差是神仙都沒法打救的。

在處理數碼時鐘誤差中,Vimak在數字的處理上相當重視誤差校正和Jitter(時基誤差)的消除,Vimak更使用上美國摩託羅拉(Motorola)的DSP一56001作為誤差校正的一部分,用料之猛令人驚訝無比。設計者動用了兩套系統校正誤差,同時也利用了超穩定度的石英振蕩來獲得極低的信號誤差,成績是驚人的小于5Oppm!
     
      
舊 2007-04-19, 08:12 PM #1
回應時引用此文章
lyl離線中