Major Member
|
看起來 AMD 在多 cpu 架構上,又把領先 intel 的距離來開了,使用 HyperTransport 3.0,四條 16-bit link 頻率 2.6Ghz,可達 5.2GT/s 相當於雙向總頻寬達 20.8GB/s ,在 4P 與 8P 上,每顆 cpu 直接連接到其他顆 cpu 上,因此 latency 比起之前的架構,少了許多倍,雖然 8P 頻寬比 4P 減少一半(但還是比 HT1.0 快一倍以上),但應該有助於提升 SMP 的性能,於 cache coherency protocol 帶來的性能損失,這也是 bus 架構下的最大問題,而目前 intel 也只能不斷加大快取,但還是避免不了 cache coherency protocol 吃滿整個 bus 頻寬的問題,只能等到 2008 CSI 與 on-die MC 的新一代 cpu 才能與 amd 抗衡了。
不過裡面提到 un-ganging mode 把 16-bit 動態分成兩組 8-bit 是 AMD 早先提到的,是很不錯的功能,但是後面就比較怪了,後文中卻提到一點 8P 可以重新 configue 回 16-bit 來暫時提高頻寬,我覺得比較奇怪,如果真能這樣,除了實體上要 layout 成 16-bit 外,其中 8-bit 還是會連到另外一顆 cpu 上才對,這樣電器訊號上是否太過複雜,並且還要動態關閉另外一顆 cpu 的 8-bit link,實在有點令人不太相信。
裡面也提到 AMD K8L 的 power management 能夠做到獨立調整 ACPI C-state 與 P-state,intel 只能獨立調整 c-state 而已。
|