引用:
作者adelies
如果是這種東西,大概只有晶片設計者會知道到底 DAC 端輸入的不完美對輸出會有怎樣的影響了,這樣的資訊應由實際測量獲得。
例如,會刻意以某個頻率擾亂輸入端,或者以某個頻率擾亂電源,看輸出端的結果,然後再去掃一個頻段。
供電的部分,其實目前的電腦產業,比較前端的公司,對電源的模擬與量測是非常重視 (音響產業小弟就不知了),因為電源的好壞 (不只供電端),對於整體的穩定,常常具有關鍵性的影響。所以,由晶片需求的電流在頻譜上的特性,電源層(含電容/電感或Ferrite Bead) 在頻譜上的特性,與電源控制器本身的特性,都要考慮。當然啦,晶片內部也要考慮電源的問題。
說了老半天,對不起啦  ,小弟目前沒有您想要的資訊可以提供  ,有機會再來找找看。 
|
以我看過的一些design tool (某三家的 in house tool) 這種規模的circuit 是可以相當良好的simulate 的 包括cross talk, EMC, ground bounce 這些影響signal integrity 的玩意.
不過的確這種東西實際測量 很可能是最簡單的solution
不過用來測量 DAC 的體質/Grade 影響會有多大也是個問題
要 Feed 有正確而且穩定的加料 signal 也是問題 (高速訊號的情況)