瀏覽單個文章
petrucciani
Amateur Member
 

加入日期: Mar 2006
文章: 30
引用:
作者adelies
沒有辦法取得這樣的檔案。另,Signal Integrity 影響到 Power Integrity 再影響回到 Signal Integrity 的模擬,並非 spice 就能搞定。


每次這種討論,好像都忘記晶片一定要數據解碼 > 檢查 > 重新把打散的資料重組,經過這樣的程序,正常狀況下資料是會回來的。因此,jitter 的影響,勢必是以另外的方式呈現到輸出端。


傳輸速率不穩定的話,是不能寄望錯誤修正機制能修正這種「時間軸」上的誤差的
例如,當拿來同步用的時脈本身都不穩定時
整個系統本身並不會察覺到自己有jitter產生(因為jitter就是這個不穩定的時脈造成的)
這種狀況下靠接收端是修正不到jitter的
就像是戴了個不準的手錶,自己是不會發現這個表不準的
因為你自己就是以這個表為準

jitter的影響,跟傳輸距離也有很大的關係
像是在幾萬哩的跨洋海底光纖電纜中
只要有那麼一點點的jitter,就會在接收端造成嚴重的傳輸錯誤
基本上是怎麼救都救不回來的
這時候只能嚴格要求發送端的訊號品質
然後藉由一些光學的特性(例如以soliton來傳輸或是藉由self-phase modulation來補償)
來盡量減少jitter的發生
舊 2006-05-07, 07:23 PM #67
回應時引用此文章
petrucciani離線中