瀏覽單個文章
timas
Junior Member
 
timas的大頭照
 

加入日期: Aug 2001
您的住址: 飛馬星
文章: 771
引用:
作者mgsuper
以high-k材料來取代原本的二氧化矽層,雖然可降低閘極的漏電流,但高介電材料不是會使接面電容上升,電晶體的工作速度下降。這也是研發人員很頭大的一個問題(漏電減小,但電晶體性能下降。還是要速度快,但有較大的漏電流,功率消耗。真是很難取捨的問題)。

不知intel用了此技術後,對於時脈的提升是不是也會造成困擾。

不過由圖中看出,intel好像只是加厚二氧化矽的厚度到3nm(雖然圖中沒寫是二氧化矽),真得有用到high-k材料嗎。
不過接面電容值也上升為原來的1.6倍了。


如果同樣的 90nm來比 雖然電容值增加了1.6倍 但是如果轉到45nm, 電容值還是小了不少
加上現在卡住產品的因素的不是頻率 而是熱量的產生 那這個方法 也許是很有效的方式
__________________
舊 2005-04-19, 05:33 AM #5
回應時引用此文章
timas離線中