瀏覽單個文章
最後一個
*停權中*
 

加入日期: Feb 2005
文章: 1,600
嗯嗯~這位大大說得好

引用:
作者stratos2005
K8架構上system bus跟memory bus根本是分離的
但AGTL+的結構,system bus要負載的不光是記憶體資料的傳輸
所有的資料都得走system bus,當然佔最大的仍然是記憶體
這是Intel堅守UMA架構下勢必碰到的難題
加大快取可以稍微將system bus的瓶頸做一些舒緩
所以我們可以看到Intel在Server產品上常加入超巨大的快取
這問題在SMP的Server上面變得更是嚴重

而兩者架構的先天的差異,無法單純用記憶體頻寬決定拓樸好壞
不然我說單顆K8就有數組Coherent或Non-Coherent HT
一組都是3.2g或6.4g的頻寬,加一加不就天下無敵

舉各例子,假如記憶體頻寬是一切,昂貴的Itanium2就可以丟掉了
目前最快最新的Itanium2才開始支援533mhz的FSB
他是64bit的AGTL+,所以頻寬等同1066mhz的P4或Xeon
換句話說,他在記憶體頻寬上不會有任何優勢
再說記憶體,我去年看到的Itanium2,都還在用ddr200的記憶體
搭配HP的...

小弟複製收藏了,謝謝!
還有幾篇都分析的不錯,一併收下了.......

PS:年輕人,如果您真的懂什麼,也不必咄咄逼人
小弟不便評論,因為您們講得我都不懂,還要再學
只是講話那麼衝,再好的學問也被您自己糟蹋了,
放得下一時意氣,退一步海闊天空,唯有如此,才是一個真知向學的本色~
您聽得下也好,聽不下也罷,絕學無憂豈是欺人之談,小弟不想說了,再見!
舊 2005-03-21, 06:41 AM #43
回應時引用此文章
最後一個離線中