瀏覽單個文章
sxs112.tw
Elite Member
 
sxs112.tw的大頭照
 

加入日期: Aug 2001
文章: 12,393
引用:
作者alience
個人所知道P3 -> P-M的改進
FSB使用P4的QDR技術
加入SSE2
使用P4的分支預測(這點不確定,但是P-M分支預測比P3-S好很多)
L1從32KB倍增到64KB
L2從512KB倍增到1MB(Banis)和2MB(Dothan)
FPU完全管線化(P3的FPU並沒有完全管線化,所以FPU性能為其一大敗筆)
管線階數P3及Banis為10階,Dothan為12階(此處皆指ALU,FPU的話更多階)
其他的細節不贅述,以上是小弟認為較大的改變
有興趣的話可以到Ars去翻文....


Dothan-E為16階.....時脈到時候會拉到2.67G...估計為最終版單核心Dothan
舊 2005-02-06, 05:50 PM #46
回應時引用此文章
sxs112.tw離線中