引用:
Originally posted by mingaska
Parhelia製程是採用聯電.15micron
之所以時脈拉不起來(相較於Ati的成就)
MURC的討論認為是Matrox採用"舊技術"來設計Parhelia晶片
但是小弟不是這方面的專家,所以也不是很了解
不過Matrox最近引進"新技術"(設計工具?)是已經獲得證實的
小弟使用過三張Retail版本的Parhelia512 128M
其中兩張泰國製,一張加拿大製
核心時脈都只能超到222左右(217-->222 )
真的很糟糕....
|
重點是怎麼會給聯電做吧

(ATi和NV高階產品都是給TSMC做…why?)
.15micron來說:(只列高階未閹割產品,時脈是該系列最高市售產品)
NV20 240MHz
NV25 300MHz
R200 275MHz
R300 325MHz
R350/R360 412MHz
.15製程 ATi大概是集大成者了吧,不過那是因為NV早就轉進.13了…
怕黑如果轉進.13說不定就可以用被動散熱了……這好像是蠻多人抱怨的
