PCDVD數位科技討論區

PCDVD數位科技討論區 (https://www.pcdvd.com.tw/index.php)
-   系統組件 (https://www.pcdvd.com.tw/forumdisplay.php?f=19)
-   -   Intel、Yonah詳細細節公開 (https://www.pcdvd.com.tw/showthread.php?t=512006)

sxs112.tw 2005-07-15 08:00 PM

Intel、Yonah詳細細節公開
 
7月13號 Intel在日本召開記者說明會 ,進行關於關於作為下一世代Pentium M的Yonah的解說和Napa Platform的說明 。記者說明會只有短短的20分鐘。



目前筆記型市場正蓬勃的發展...這點與INTEL內部預測的情形相同 ,所以INTEL才會持續的推動下一代筆記型架構Napa Platform ,而Napa Platform是由Yonah Processor與Caristoga Chipset和Golan Wireless Minicard所組合而成的 。


筆記型電腦搭載無線LAN裝置也正逐漸的成長中


今年一月的Sonoma發表會共有150台筆記型電腦發表 ,而明年的Napa Platform更會超過170台以上的筆記型電腦發表


這是Yonah的核心圖 ,下方黑黑的那個就是L2快取


Yonah採用雙核心共享L2設計 ,快取容量為2MB、FSB為667MHz、電晶體數量達到一億五千萬個 ,而Dothan為一億四千萬個電晶體 ,由單核心變為雙核心僅增加一千萬個電晶體數量 ,這是非常不可思議的事 。



現今Yonah L2部分 ,INTEL有一個稱為Intel Smart Cache設計

引用:
1.L2キャッシュの電源管理はCPUコアそのものとは連動しておらず、シングルコア動作時でもフルに動作する。
2.共有キャッシュなので、2つのコア間でのキャッシュコヒーレンシを取る必要は原則としてない。
3.DCU(Data Control Unit)Data PrefetchやDeeper Write Output Bufferを装備。
4.Shared Bus Routerにより、キャッシュのリソースを最適化する。
5.Bandwidth Adaptation Bufferにより、平均L2キャッシュアクセスの帯域を増加する。




預計在2008年達成一棵電池使用8小時的目標


平均消費電力也持續的降低


平台功耗預計在2007年達成6W的目標(不包含CPU)

PCWEB

團長 2005-07-15 08:05 PM

喔喔喔 那麼在加上筆電燃料電池開發成功的話
小時應該不是夢耶 ^^

clivelai 2005-07-15 08:13 PM

引用:
作者團長
喔喔喔 那麼在加上筆電燃料電池開發成功的話
小時應該不是夢耶 ^^

現在使用時間不都是以小時在做單位的嗎 :confused:

MiSh720 2005-07-15 08:54 PM

:rolleyes: 不知道有沒有支援64位元呢? :confused:

sxs112.tw 2005-07-15 09:04 PM

引用:
作者MiSh720
:rolleyes: 不知道有沒有支援64位元呢? :confused:


沒有 ,Intel會在最適當的時候推出64位元的Yonah<----記者會上的人員說的

alience 2005-07-15 10:07 PM

Yoaah的電晶體數居然只有一億五千萬
比Dothan的一億四千萬只多了一千多萬顆
扣掉L2 cache的部份的話
個人預測Yonah的每個core跟Dothan應該有相當大的差異
可能以簡化core的設計但用雙核心來達到更高的性能,更低的耗電
如果是這樣的話用在NB會很有看頭
但是效能上在非SMP的應用上有可能會輸給Dothan
現在還是沒辦法看到core的細節
所以只是推測而已

sxs112.tw 2005-07-16 12:26 AM

引用:
作者alience
Yoaah的電晶體數居然只有一億五千萬
比Dothan的一億四千萬只多了一千多萬顆
扣掉L2 cache的部份的話
個人預測Yonah的每個core跟Dothan應該有相當大的差異
可能以簡化core的設計但用雙核心來達到更高的性能,更低的耗電
如果是這樣的話用在NB會很有看頭
但是效能上在非SMP的應用上有可能會輸給Dothan
現在還是沒辦法看到core的細節
所以只是推測而已


Yonah每個核心管線只有9stage

sutl 2005-07-16 01:07 AM

引用:
作者sxs112.tw
Yonah每個核心管線只有9stage

9 :shock: ,這不是比以前的P6核心的12stage還短嗎 :eek:

看來P4的經驗讓intel決定走高效能CPU了 :flash:

alience 2005-07-16 01:27 AM

引用:
作者sutl
9 :shock: ,這不是比以前的P6核心的12stage還短嗎 :eek:

看來P4的經驗讓intel決定走高效能CPU了 :flash:


stage短不代表高效能
要看其他的設計如何

sxs112.tw 2005-07-16 01:48 AM

引用:
作者sutl
9 :shock: ,這不是比以前的P6核心的12stage還短嗎 :eek:

看來P4的經驗讓intel決定走高效能CPU了 :flash:


本來是各10條管線...因為有共用一條..所以變成單核心只有九條

另外Dothan B1=12條 C0=14條...他們裡面有一條管線..我忘記是做啥用途的.....要在各減一條...所以Pentium-M統稱11~13條.....

另外banis= a ver dothan


所有的時間均為GMT +8。 現在的時間是07:46 AM.

vBulletin Version 3.0.1
powered_by_vbulletin 2026。